Page 680 - 완) I MDP 프로젝트 작품 보고서(전체과 1학년)1.6
P. 680
1) 프로그램의 실행 코드 저장 영역
2) 최소 10,000번 이상의 쓰기 및 삭제 보장
3) 소프트웨어 보안을 위한 프로그램 메모리 잠금 기능
4) ISP( y g g) In System Programming)를 위한 SPI 인터페이스 제공
③ 4KBytes의 내부 SRAM
1) 최대 64KBytes까지의 외부 데이터 메모리 확장 가능
④ 4KBytes의 EEPROM
1) 비휘발성 데이터 저장 영역
2) 최소 100,000번 이상의 쓰기 및 삭제 보장
⑤ 주변장치
1) 8비트 타이머/카운터(Timer/Counter) 2개(프리스케일러, 비교 모드)
(ㄱ) 2개의 8 비트 PWM 채널을 가짐
2) 16비트 타이머/카운터(Timer/Counter)2개(프리스케일러, 비교모드, 캡쳐모드)
(ㄱ) 2에서 16 비트의 해상도를 가진 프로그램 가능한 6개의 PWM 채널을 가짐
3) 16비트와 8비트 타이머/카운터를 결합한 출력 비교 변조기(Output Compare
Modulator)
4) 발진회로와 분리된 실시간 카운터(Real Time Counter)
5) 8채널의 10 비트 ADC(Analog to Digital Converter)
(ㄱ) 8개의 단극성 입력 채널 : 그라운드(GND) 신호와 입력 신호(Vi) 사이의 전위
차
(ㄴ) 7개의 차동 입력 채널 : 두 입력 신호의 전위차(Vp – Vn)
(ㄷ) 2개의 프로그램 가능한 입력 이득(1×, 10×, 200×)을 갖는 채널
6) 2선식 직렬 인터페이스(Two Wire Interface)
7) 2 개의 프로그램 가능한 USART(Universal Synchronous Asynchronous Receiver and
Transmitter)
(ㄱ) RS232통신, RS485통신 등에 적용할 수 있다.
8) Master/Slave SPI 직렬 인터페이스(SPI Serial Interface)
9) 내부 발진 회로와 연결된 프로그램 가능한 워치독 타이머 (Watchdog Timer)
10) 아날로그 비교기(Analog Comparator)
⑥ 특별한 마이크로컨트롤러 기능
1) Power On 리셋 기능
(ㄱ) 외부에 별도의 리셋 회로 없이 전원이 인가되면 모든 레지스터는 초기화 됨.
2) 프로그램 가능한 B Ot rown Out 검출 기능
(ㄱ) 2.7V 또는 4.3V 이하의 전원 전압을 검출하는 기능
3) 프로그램으로 조율이 가능한 내부 RC 발진 회로
4) 내부 및 외부 인터럽트 소스
정보통신기기과
- 673 -