Page 395 - 3-3
P. 395

전원 인가(Power-on)      리셋동안 이 핀이 LOW         가 되면서 장치는,        SPI  직렬 프로그래밍 모드로
                      진입한다.


                  다 각 핀의 대체 기능.
                    1)  포트 A























                                         표 Ⅱ  - 78  포트 A  의 대체 기능 (datasheet)


                      포트 A   의 경우엔 대체기능으로 외부 메모리 인터페이스 주소 및 데이터 비트를 담당한다 하위(
                    바이트 담당).


                    2)  포트 B
























                                         표 Ⅱ  - 79  포트 B  의 대체 기능 (datasheet)


                    ‣  PB7: OC2/OC1C (  타이머 카운터 의 출력 비교와/  2         PWM   출력 또는 타이머 카운터 의 출력 비/  1
                            교와 PWM     출력 C) →    OC1C 는 ATmega103     호환성 모드에선 적용되지 않는다.
                    ‣  PB6: OC1B ( 타이머 카운터 의 출력 비교와/  1         PWM   출력 B)
                    ‣  PB5: OC1A ( 타이머 카운터 의 출력 비교와/  1         PWM   출력 A)
                    ‣  PB4: OC0 ( 타이머 카운터 의 출력 비교와/  0        PWM   출력)
                    ‣  PB3: MSIO (SPI  버스 마스터 입력 슬레이브 출력/           )
                    ‣  PB2: MOSI (SPI  버스 마스터 출력 슬레이브 입력/           )
                    ‣  PB1: SCK (SPI  버스 직렬 클럭)
                    ‣  PB0: SS (SPI  슬레이브 선택 입력)

                                                          - 395 -
   390   391   392   393   394   395   396   397   398   399   400