Page 786 - 완) I MDP 프로젝트 작품 보고서(전체과 1학년)1.6
P. 786
- 128B ISP(In-System Programmable) EEPROM 메모 (100,000번 쓰기/지우기 가능)
- 128B 내부 SRAM
- 플래시 프로그램 Lock 과 EEPROM 데이터의 보안 기능
다) 주변 장치의 특징
- 별도의 프리스케일러와 비교 기능을 가진 8비트 타이머/카운터 1개
- 별도의 프리스케일러와 비교, 캡쳐 기능을 가진 16비트 타이머/카운터 1개
- 4개의 PWM 채널
- 아날로스 비교기 내장
- 오실레이터를 내장한 프로그램 가능한 워치독 타이머
- USI - 유니버설 직렬 인터페이스
- 양방향 USART
라) 특수한 마이크로 콘트롤러 특징
- debugWIRE 온칩 디버깅
- SPI포트를 통한 ISP프로그래밍
- 외부 및 내부 인터럽트 소스
- 저전력 아이들 모드, 파워 다운모드, 대기모드
- 파워 온 리셋 회로
- 프로그램 가능한 Brown-out Detection 회로
- Calibrated Oscillator 내장
마) 입출력 포트 수 및 패키지
- 18개의 양방향 입출력
- 20핀 PDIP, 20핀 SOIC, 20패드 QFN/MLF
바) 동작 전압
- 1.8 - 5.5V (ATtiny2313V)
- 2.7 - 5.5V (ATtiny2313)
사) 동작속도
- ATtiny2313V: 0 - 4 MHz @ 1.8 - 5.5V, 0 - 10 MHz @ 2.7 – 5.5V
- ATtiny2313: 0 - 10 MHz @ 2.7 - 5.5V, 0 - 20 MHz @ 4.5 - 5.5V
아) 일반적인 소비 전력
- Active : 1 MHz, 1.8V: 230 μA
32 kHz, 1.8V: 20 μA (including oscillator)
- Power Down 모드 : < 0.1 μA at 1.8V
3) 레지스터
가) TCCR(Timer/Counter Control Register)
- 779 -